

來自接地系統(tǒng)混亂時的本特利干擾:接地是提高電子設備電磁兼容性(EMC)的有效手段之一,正確的本特利接地,既能抑制電磁干擾的本特利影響,又能抑制設備向外發(fā)出干擾;而錯誤的本特利接地,反而會引入嚴重的本特利干擾信號,使DCS系統(tǒng)將無法正常工作。本特利DCS控制系統(tǒng)的本特利地線包括:系統(tǒng)地、屏蔽地、本特利交流地和保護地等。本特利接地系統(tǒng)混亂對DCS系統(tǒng)的本特利干擾主要是各個接地點電位分布不均,不同接地點間存在地電位差,本特利引起接地環(huán)路電流,本特利影響系統(tǒng)正常工作。本特利例如:電纜屏蔽層必須一點接地,如果電纜屏蔽層兩端A、B都接地,就存在地電位差,則有電流流過屏蔽層,當發(fā)生異常狀態(tài)如雷擊時,地線電流將更大。此外,屏蔽層、接地線和大地有可能構(gòu)成閉合環(huán)路,在變化磁場的作用下,屏蔽層內(nèi)有會出現(xiàn)感應電流,通過屏蔽層與芯線之間的耦合,干擾信號回路。若系統(tǒng)地與其他接地處理混亂,所產(chǎn)生的地環(huán)流就可能在地線上產(chǎn)生不等電位分布,影響DCS內(nèi)邏輯電路和模擬電路的正常工作。DCS工作的邏輯電壓干擾容限較低,邏輯地電位的分布干擾容易影響DCS的邏輯運算和數(shù)據(jù)存貯,造成數(shù)據(jù)混亂、程序跑飛或死機。模擬地電位的分布將導致測量精度下降,引起對信號測控的嚴重失真和誤動作
4S007-691-1 PCB WL3MOT2
0020-22237
99-249-002 901E & 903E
ASM 1069-910-01
ASM 2328879-01 SP-BYP-RC1-007
0200-36105
0200-36524
0021-35869
716-031453-002
ASM 1115-226-01
BM24970
E11042114
4S015-084
16818A
VRAFB0900461402000 R2AA04005FXPOOM
0040-83321-001
716-028028-006
ASML 859-0727-011 / 879-0262-002 A2501
0020-52979
LAM 716-011536 LRC
4S017-647-C
0040-76893-001
23158-100 K7034-002-2-23158-1001
ASM 16-404987-01
0090-91229
716-011563-161
SD-200 / 0421.P1211.301
0021-17722
免責聲明:
AMIKON我們銷售*銷商、經(jīng)銷商或代表。本網(wǎng)站上使用的所有產(chǎn)品名稱/產(chǎn)品圖片、商標、品牌和徽標均為其各自所有者的財產(chǎn)。帶有這些名稱,圖片、商標、品牌和徽標的產(chǎn)品描述、描寫或銷售僅用于識別目的,并不表示與任何權利持有人有任何關聯(lián)或授權。